DDR , DDR2 y DDR3 son diferentes versiones de memoria de acceso aleatorio (RAM ) . Este es el tipo de memoria que almacena la información que el procesador requiere para ejecutar las operaciones previstas en las aplicaciones actualmente en uso . Todas las versiones de DDR se basan en SDRAM, que sincroniza el almacenamiento y la transferencia de datos para el ciclo de reloj del ordenador . Para entender mejor la familia DDR de memoria , es importante entender tanto el ciclo de reloj y buffers de captación previa , dos elementos clave de la operación RAM. Reloj de Ciclo
Todos los equipos tienen un reloj interno en la forma de un chip que contiene un cristal que vibra a una frecuencia constante cuando se aplica a la electricidad. Esta frecuencia se conoce como frecuencia de reloj . Cada vibración del cristal representa un ciclo de reloj . El ciclo de reloj es la cantidad más corta de tiempo en el que el ordenador puede ejecutar una operación . La fiabilidad de la frecuencia de reloj permite la sincronización de las actividades de la computadora , incluyendo los de la RAM y la unidad central de procesamiento de la computadora ( CPU) .
Prefetch Buffer
RAM es , en esencia, un montón de interruptores eléctricos o " transistores ". Cada transistor está conectado a un condensador , que es capaz de almacenar carga . Unos bloques cerrados transistores actuales , dejando su condensador vacío , lo que representa un "0 ". Un transistor abierto permite que la corriente fluya a través de , la carga de su condensador por lo que representa un " 1 ". Los transistores están situados en filas y columnas . En versiones anteriores de RAM, el equipo tendría que enviar una solicitud diferente cada vez que accede a los datos en una fila determinada . Un búfer de captura previa lee no sólo los datos solicitados, sino también datos adyacentes en la fila , lo que proporciona el procesador con más de la " Datawords " que necesita por acceso a la memoria .
DDR
DDR significa Double Data Rate . Como SDRAM, que funciona a una velocidad de ciclo de reloj del ordenador. Sin embargo , a diferencia de SDRAM , puede transferir datos dos veces por ciclo de reloj . Esto se hace mediante el uso de los flancos de subida y la caída de la señal de reloj , también conocido como " doble bombeo " y el empleo de un tampón de captación previa capaz de acceder a dos Datawords a la vez. Esto significa que puede almacenar y mover un valor en la misma cantidad de tiempo que toma SDRAM hacer una o la otra, duplicando la velocidad de la memoria .
DDR2
DDR2 también utiliza la misma técnica de doble extracción como DDR . Se logra mejoras de rendimiento mediante el uso de un tampón de captación previa que recupera cuatro Datawords por acceso a la memoria . Esto permite que la transferencia de datos cuatro veces por ciclo de reloj ( en comparación con dos veces en el caso de los DDR ) . Según Bit - Tech.com , la mejora de la eficiencia permite que consumen menos energía que los DDR .
DDR3
Como todas las otras formas de DDR , DDR3 transfiere datos dos veces por ciclo de reloj . Sin embargo , su buffer de captación previa puede acceder a ocho Datawords a la vez , de acuerdo con Benchmark Reviews . Así, puede transferir datos ocho veces por ciclo de reloj , lo que supone una tasa máxima de transferencia de datos dos veces la de DDR2 pero utiliza menos energía .